

# Introdução à Computação (I.C)

Módulo 04

Prof. Daniel Caixeta in







Conteúdo programático

A arquitetura: Estruturas e funcionalidades dos *hardwares* computacionais.

9.1. Introdução.

9

- 9.2. Arquiteturas de computadores.
- 9.3. Os componentes básicos da arquitetura.
  - 9.3.1. Memória.
  - 9.3.2. Memória principal.
  - 9.3.3. Tipos de memórias.
  - 9.3.4. Memória cache.
  - 9.3.5. Unidade Central de Processamento (UCP).
  - 9.3.6. Unidades de entrada e saída (E/S ou I/O).
  - 9.3.7. O barramento.
  - 9.3.8. Registradores e Datapaths.
  - 9.3.9. Pipeline.

Referências



# 9.1. INTRODUÇÃO

- Um sistema computacional é integrado por hardware e software.
- Neste sistema abriga-se programas fornecidos por fabricantes de hardware e software, além dos desenvolvidos pelo próprio usuário.



Figura 1. O básico em um sistema computacional. (CAIXETA, 2019).

cont.[...] 4444 Dispositivo de saída **RAM** (output) Sistema Operacional Interface do usuário Dispositivo de entrada (input) Gerenciamento Gerenciamento dos arquivos das tarefas Gerenciamento dos recursos Dispositivo para armazenamento Figura 2. Integração entre as partes – lógica e física. (CAIXETA, 2019).

 Outra forma de identificar os elementos da arquitetura está na orientação de pontes norte e sul nas placas mães. Com essa indicação é possível reconhecer a maioria das unidades funcionais do *hardware*.





Figura 3. Exemplo de um organograma com a distribuição dos periféricos.

Figura 4. Identificação da ponte norte e sul da placa mãe.

#### 9.2. ARQUITETURA DE COMPUTADORES

- Segundo Monteiro (2014), a organização de um computador, também conhecida como <u>implementação</u> é a parte da ciência da computação que estuda o comportamento dos componentes e periféricos. (grifo meu).
- Trata-se de um sistema complexo, pois se cada desenvolvedor de software desconhecesse as funcionalidades do hardware, nenhum código seria possível de ser escrito.
- Portanto, compreende-se que as conexões/ligações entre o software e o hardware são realizadas por códigos que compilados executam funções e tarefas que gerenciam os dispositivos físicos.
- É função do S.O gerenciar todas essas funcionalidades.





Figura 5. Arquitetura básica de um sistema computacional. (TANENBAUM, 2010 adaptado CAIXETA, 2019).

 Tomando a Figura 3, temos as seguintes definições para as camadas da arquiteturas.



Figura 6. Estrutura física - Hardware de uma arquitetura básica.



Figura 7. Estrutura lógica - Software que gerencia os elementos básicos da arquitetura dos computadores.

- Segundo Farias (2013), os circuitos de um computador que executam operações, tais como adição e subtração, são isolados em uma região chamada Unidade Central de Processamento - UCP (CPU - Central Processing Unit), ou processador.
- Os dados armazenados na memória principal do computador são transferidos através de barramentos que interligam todos os componentes/periféricos de hardwares.
- Já a comunicação com o mundo externo (usuários e sistema) se dá por meio dos dispositivos de entrada (*input*) e saída (*output*) (E/S - I/O).





 Comparando-se a evolução das arquiteturas, von Neumann em 1946 já trazia elementos para a criação de um sistema/software (operacional ou não) que gerenciavam as trocas de informações e a trafegabilidade de dados em nível de hardware.





Figura 8. John von Neumann (1903-1957).

Figura 9. Proposta de arquitetura de computador de von Neumann (1946).



Figura 10. Arquitetura de von Neumann versus Arquitetura de Harvard.

 Considerando ainda as referências apresentadas na Figura 3, a maioria dos computadores tem dois níveis operacionais, sendo eles modo núcleo e modo usuário. São nestes níveis que ocorrem todas as funcionalidades computacionais.

Tabela 1. Principais características dos modos operacionais.

| Modo núcleo<br>(ou supervisor)           | Modo usuário                                                                                    |  |
|------------------------------------------|-------------------------------------------------------------------------------------------------|--|
| Acesso completo ao hardware.             | <ul> <li>Operam as instruções de E/S (I/O),<br/>além de um subconjunto de instruções</li> </ul> |  |
| • Executa qualquer instrução de máquina. | de máquinas disponíveis.                                                                        |  |

- É importante ressaltar que há uma complexidade ao lhe dá com estes níveis operacionais, pois simultaneamente há trocas de informações e recursos durante as execuções dos processos.
- Aqui, os S.O exercem grande importância neste gerenciamento, pois são esses microprogramas de aplicação que cuidam das abstrações a nível de processos.
- Já os usuários finais trabalham com as abstrações fornecidas pelas interfaces shell (linhas de comandos e interpretação de comandos) e GUI (Graphical User Interface/Interface Gráfica com o Usuário).



Figura 11. Power Shell (Windows 10).



Figura 12. GUI no Windows 11.

## 9.3. OS COMPONENTES BÁSICOS DA ARQUITETURA

#### 9.3.1. MEMÓRIA

- É um componente de computador, dispositivos ou mídia de gravação que retêm os dados digitais usados pela máquina durante um intervalo do tempo. É um dos componentes fundamentais de qualquer computador moderno. (FERNANDEZ, 2015).
- Geralmente nos referimos a um dispositivo semicondutor conhecido como Memória de Acesso Aleatório (RAM - Random Access Memory), com alta capacidade, rapidez, mas provisório. Mas, também podemos chamar de dispositivo de armazenamento de alta capacidade, tais como discos óticos, discos rígidos magnéticos, etc.

## Algumas características das memórias

- Segundo Fernandez (2015) as memórias possuem algumas características:
  - 1. Quanto à volatidade, podem ser:
    - <u>Temporária</u>:
      - Precisa de energia constante para manter as informações armazenadas.
      - São de rápido acesso.
      - Acesso randômico.
      - *E.g.*, Registradores, *cache*, RAM (armazenamento primário).
    - o <u>Permanente</u>:
      - Retém as informações armazenadas, mesmo sem energia elétrica.
      - Armazena informações por um longo período de tempo.
      - *E.g.*, Disco rígido, memória *flash*, *pendrive*, SSD, etc. (armazenamento secundário).

#### 2. Método de acesso, podem ser:

- o Sequencial: Leitura do início ao ponto de acesso. E.g., Fita magnética.
- o <u>Direta</u>: Acessa o ponto direto e depende de referência anterior. *E.g.*, HD, SSD.
- o Randômico: Acesso individual. *E.g.*, Memória RAM.
- Associativa: Acesso baseado na comparação de conteúdo. E.g., Memória cache.

#### 3. Quanto à hierarquia, podem ser:

- o Registradores: Localizado dentro da CPU.
- Memória Interna ou Principal: Memória RAM e cache.
- Memória Externa: Armazenamento de massa de dados/informações.

- 4. O desempenho pode ser medido por alguns parâmetros, tais como:
  - <u>Tempo de acesso</u>: Tempo entre a aplicação no barramento de endereços e a disponibilidade do dados no barramento de dados.
  - <u>Taxa de transferência</u>: Taxa na qual os dados são enviados.
  - Ciclo de memória: Tempo requerido para que a memória possa executar um novo acesso e ler o próximo dado.









# Hierarquia de memória



Figura 13. Hierarquia de memória.

#### 9.3.2. MEMÓRIA PRINCIPAL

• A memória do computador consiste numa coleção de registradores numerados consecutivamente (endereçados), onde cada um possui um tamanho denominado de palavra que podem variar em 16, 32, 64 e 128 *bits*. Atualmente a palavra de 64 *bits* é a mais utilizada. (FARIAS, 2013).

16 *bits* = 65.535 32 *bits* = 4.294.967.295 64 *bits* = 18.446.744.073.709.551.615



Um espaço de endereçamento de 64 *bits* pode acessar qualquer palavra da memória em um intervalo de 0 a 2<sup>64</sup> - 1.

 O espaço de endereçamento pode ser dividido em regiões distintas usadas pelo S.O, dispositivos de E/S, programas de usuário e pilha do sistema.

Reservado para os dispositivos de E/S.



Figura 14. Mapa de memória.

 Uma memória pode ser vista como uma estrutura unidimensional, onde cada posição é uma célula, que possuem os mesmos números de bits. (FARIAS, 2013).

## 9.3.3. TIPOS DE MEMÓRIAS

TIPOS

| RAM – Random Access Memory | Estática e Dinâmica              |
|----------------------------|----------------------------------|
| ROM – Ready Only Memory    | PROM, EPROM, EEPROM, FLASH, etc. |

#### a. Memória RAM Estática

- ✓ Os bits são armazenados em chaves ON/OFF (flip-flops).
- ✓ Os dados permanecem até o computador ser desligado, não precisando ser "refrescadas" (do comando refresh).
- ✓ Possui construção complexa e ocupa uma grande área, por isso é mais cara. A vantagem é que são muito mais rápidas, sendo apropriadas para construção de memória cache.

#### b. Memória RAM Dinâmica

- ✓ Os bits são armazenados em capacitores que se descarregam com o tempo, por isso é necessário "refrescar" o valor armazenado (refresh). (FERNADEZ, 2015).
- ✓ Apesar da necessidade de um circuito especial para realizar o comando refresh, a construção dessa memória é simples, ocupa menos espaço e é barata, permitindo a construção de módulos grandes de memória. No entanto, elas são mais lentas que a memória estáticas. (ibidem).
- ✓ O circuito refresh é geralmente incluso no próprio chip e consiste em reescrever os dados para regenerar as informações. Por essa razão, há uma queda do desempenho do sistema. (ibidem).

#### c. Memória ROM

✓ As memórias ROM tem armazenamento permanente e são usadas para guardar microprogramas e BIOS - Basic I/O System - Sistema básico de um computador. (FERNANDEZ, 2015). Podem ser:

| TIPOS    | CARACTERÍSTICAS                                                                                  |
|----------|--------------------------------------------------------------------------------------------------|
| FIRMWARE | o Bem cara e é usado em lotes pequenos.                                                          |
| PROM     | <ul> <li>Programadas apenas uma vez.</li> </ul>                                                  |
| EPROM    | o Programadas eletronicamente e apagadas por luz UV (ultravioleta).                              |
| EEPROM   | o Programadas e apagadas eletronicamente – um byte por vez.                                      |
| FLASH    | <ul> <li>Programadas e apagadas eletronicamente (apaga toda memória ou um<br/>bloco).</li> </ul> |

## 9.3.4. MEMÓRIA CACHE

- Trata-se de uma pequena quantidade de memória rápida colocada entre o CPU e a memória principal. É usada para armazenar e acessar de forma mais rápida dados de uso de maior frequência.
- Eventualmente, poderia ter sido colocada dentro do *chip* da CPU, mas como se tratava de um bloco grande da memória principal, resolveu-se isolar da CPU para otimizar o desempenho.



Figura 15. Diagrama de uma arquitetura de um computador com memória cache.

- Segundo Monteiro (2014), os estudos da memória cache surgiram inicialmente devido ao gap de velocidade entre a memória principal e o processador.
- Devido à necessidade de redução desse *gap*, os pesquisadores realizaram vários estudos de comportamento de programas/*softwares*. Outro estudo importante foi o da observância do <u>Princípio da Localidade</u>.
- Parte do problema de limitação de desempenho dos processadores, refere-se à diferença de velocidade entre o ciclo de tempo do processador e o ciclo de tempo da memória principal, ou seja, a memória principal sempre transfere dados para o processador em velocidades inferiores ao seu ritmo, e isso acarreta em muitas vezes no que chamamos de wait state (estado de espera).

- E se todos os circuitos do processador e da memória *cache* fossem fabricados com a mesma tecnologia?
- Para Monteiro (2014), hoje não estaríamos estudando a memória cache.
- Esse problema tornou-se permanente, e uma solução mais eficaz é considerada de alto custo, o que tornaria inviável a comercialização de computadores comuns.
- Ao analisar a estrutura e a execução de diversos programas/softwares (comerciais, científicos, acadêmicos, etc.), os pesquisadores verificaram que os programas em média são executados de forma semelhante, i.e., em blocos de instruções sequenciais, sendo que alguns são executados mais de uma vez em curtos intervalos de tempo. (*ibidem*).

Esta forma padronizada de execução, deu-se o nome de <u>Princípio da Localidade</u>, que trata-se de um fenômeno relacionado com o modo pelo qual os programas em média são escritos pelo programador e executado pelo processador. Esse princípio deriva-se em duas modalidades:

#### TEMPORAL

 Os programas não são executados de modo que a memória RAM seja acessada randomicamente, mas sim acessando uma palavra na memória, onde há uma grande probabilidade de que em breve essa mesma palavra seja acessada novamente.

#### LOCALIDADE

• É quando o programa, ao acessar uma palavra na memória, exista uma boa probabilidade de que o acesso seguinte seja uma palavra subsequente ou de endereço adjacente àquela

que ele acabou de acessar.

(MONTEIRO, 2014).

 Portanto, os programas tendem a acessar frequentemente os mesmos endereços em curtos espaços de tempo, em forma de *loop*. Por isso que os estudos do princípio da localidade foram importantes para diminuir esse *gap* durante as execuções dos processos entre a memoria principal e o processador. Daí, conclui-se que o problema não foi resolvido, mas foi amenizado, com a implementação da memória *cache*.



 Então para que um sistema tenha um bom desempenho, é necessário medir o máximo de acertos de processos (hits) e um mínimo de faltas (misses), assim podemos medir um valor de eficiência da memória cache determinando a relação entre os acertos e o total de acessos

$$E_c = \frac{Acertos (hits)}{Total de acessos} \times 100$$
 Onde,  $E_c = Eficiência da memória cache$ 

Exemplo 1. Um determinado sistema de computação possui uma memória *cache*, memória principal e processador. Em operações normais, obtêm-se 96 acertos para cada 100 acessos do processador às memórias. Qual deve ser a eficiência do sistema *cache*/memória principal?

- Então, como funciona a memória cache:
  - 1. A CPU solicita uma posição de memória.
  - 2. Verifica se essa posição está no cache.
  - 3. Se está, pega bloco de informações no cache.
  - 4. Se não, requisita bloco da memória principal.
  - 5. Inclui uma *tag* para identificar bloco de memória.
  - 6. A CPU lê a memória desejada.
  - 7. Muito provavelmente, a próxima posição solicitada pela CPU deverá estar no *cache*.

# MAPEAMENTO DA MEMÓRIA CACHE

- É realizado através do que chamamos de Mapeamento Direto (*Direct Mapped*), ou seja, cada palavra deve ser armazenada em um lugar específico na memória *cache*, o qual depende do seu endereço na memória principal.
- Esse endereçamento é dividido em duas parte, sendo:
  - Índice É usado como endereço na memória cache. Indica a posição onde se encontra a palavra.
  - Tag É usado para conferir se a palavra que está na memória cache é a que está sendo procurada, uma vez que endereços diferentes, com o mesmo índice serão mapeados sempre para a mesma posição da cache.

#### MEMÓRIA VIRTUAL VERSUS MEMÓRIA CACHE

- A primeira é usada para ocultar a informação da memória física real do sistema. [...]. Portanto, cria uma ilusão de que um usuário tem um ou mais espaços de endereços contíguos que começam com endereço zero.
- Já a segunda armazena os dados desses endereços da memória principal que são usados várias vezes, estando disponível em uma parte reservada da memória principal ou existir como um dispositivo de armazenamento de alta velocidade independente.
- A principal diferença é que a memória virtual é uma abstração da memória principal, enquanto que a memória cache está disponível no computador.

## 9.3.5. UNIDADE CENTRAL DE PROCESSAMENTO (UCP)

- É composta por duas partes principais: a Unidade Lógica Aritmética (ULA), formada por circuitos que manipulam os dados através de operações binárias - AND, OR e NOT.
- E a Unidade de Controle (UC), cujos circuitos são responsáveis por coordenar as operações da UCP.



Figura 17. Componentes lógicos da UCP.

- Para o armazenamento e a comunicação entre estas duas unidades, a UCP contém circuitos chamados de <u>registradores</u>, que se assemelham às células de armazenamento da memória principal. (FARIAS, 2013).
- Já os dados a serem manipulados pela ULA tem origem na memória principal, sendo de responsabilidade da UC transferir estes dados aos registradores, informar à ULA sobre quais registradores estão os dados de entrada, ativar o circuito da operação apropriada e informar em que registrador deve guardar o resultado da operação. (*ibidem*).
- A transferência desta informação oriunda da memória principal se dá através do <u>barramento</u> que é responsável por transmitir padrões de *bits* entre a UCP, os dispositivos de E/S e a memória principal.
- Portanto, executar uma simples operação de soma é mais complexo que apenas somar estes números. (*ibidem*).

# 9.3.6. UNIDADES DE ENTRADA E SAÍDA (E/S OU I/O)

 Segundo Farias (2013), Entrada/Saída (E/S ou I/O) compreende todas as maneiras como o computador se comunica com os usuários e outras máquinas ou dispositivos.



Figura 18. Comunicação entre as interfaces ser humano-máquina.

 Os dispositivos de entrada aceitam dados e instruções dos usuários, os dispositivos de saída retornam os dados processados.



Figura 19. Etapas básicas de um processamento de dados. (CAIXETA, 2021 apud MONTEIRO, 2014).

- Os dispositivos de saída mais comuns são a tela de vídeo (monitor) e impressora.
- Já os de entrada mais conhecidos são teclado, mouse, mesa digitalizadora, etc. Os sistemas de multimídia possuem alto-falante como saída e microfone como entrada adicional.

- Um dispositivo especial de E/S de um computador é o disco rígido (*Hard Disk*), nele são armazenados todos os dados que devem persistir num sistema computacional, mesmo na ausência de energia.
- Todos os programas que não estão em execução se encontram no disco, seu único problema é o tempo excessivo para a recuperação e escrita de uma informação, havendo assim a necessidade de se trabalhar com a memória volátil (memória principal), mais rápida, porém mais cara.







 Hoje temos os dispositivos SSD (Solid State Drive) que é uma espécie de híbrido (memória RAM + HD) que possui alto desempenho em relação aos dispositivos mais "antigos".



Figura 20. Sistema computacional (arquitetura do hardware) com mais periféricos.

#### 9.3.7. O BARRAMENTO

O objetivo do barramento é reduzir o número de interconexões entre a

UCP e seus subsistemas. (FARIAS, 2013).

 Em lugar de mantermos um caminho de comunicação entre a memória e cada um dos dispositivos de entrada e saída, a UCP é interconectada com os mesmos via barramento de sistema compartilhado.



 As interconexões dos componentes ao barramento é de responsabilidade da UCP, que gera/cria todos os registros de endereçamentos, e também na memória.



Figura 21. Microarquitetura de um sistema computacional.



#### 9.3.8. REGISTRADORES E *DATAPATHS*

- Registradores são pequenas unidades capazes de armazenar informações dados, endereços, instruções, etc., sendo usado geralmente em operações lógica-aritméticas.
- Possuem rápido acesso e custo elevado, por isso a existência de poucos registradores no processador, além do mais seu armazenamento é volátil.
- A grande maioria dos processadores têm registradores para:
  - i. PC (*Program Counter*): Endereço da próxima instrução a ser executada.
  - ii. IR (Instruction Register): Próxima instrução a ser executada.
  - iii. SP (Stack Pointer): Endereço da informação que está no topo da pilha de execução.

- Já o Datapath executa as instruções e operações enviadas pela UC. É composto por:
  - ✓ Unidade Lógica Aritmética.
  - ✓ Conjunto de registradores.
- Na ULA realiza-se as operações lógicas e aritméticas: soma, subtração, comparação, etc. E.g.:
  - A UC busca na memória a instrução Executar soma: add, A, B.
  - A ULA realiza soma dos dois operandos, produzindo um resultado.



Figura 22. Parte interna de um processador.

### 9.3.9. *PIPELINE*

- Existem algumas definições para o conceito de *pipeline*. É claro que o nosso foco está na computação. Então, qual é o significado?
- É um termo inglês que podemos traduzir por "tubagem" ou "canalização".
- Trata-se de uma arquitetura baseada no funcionamento dos oleodutos, que estão segmentados em diversos ramais e que dispõem de bombas para impulsar, em cada trecho, o avance do gás.



• Embora não faça parte dos dicionários de língua portuguesa, esse conceito é utilizado como referência a uma Arquitetura em Informática.

- É usado em microprocessadores, software, etc.
- Na verdade este processo, em um sistema computacional, cria canalizações virtuais para segmentar os dados e, deste modo, incrementar o rendimento de um sistema digital.
- A segmentação dos cálculos de transmissão, permite melhorar a frequência do fluxo de dados.



 Pantuza (2020), define Pipeline como uma técnica que permite aos processadores executarem tarefas diferentes ao mesmo tempo, respeitando a ordem das instruções que chegam ao processador. Esse método aumenta o desempenho e reduz o tempo de execução global de tarefas. Vejamos os próximos exemplos:



Figura 23. Exemplo de *pipeline* na execução de uma tarefa diária em casa.

- A figura 23, apresenta um exemplo de execução com pipeline de 3 tarefas (A, B e C) com 4 atividades lavar, secar, dobrar e guardar as roupas.
- Observa-se as sobreposições de atividades durante a execução do processo.

- Para compreender porque o *pipeline* faz com que os processadores trabalhem mais rápido, vamos ver a execução dessas mesmas tarefas <u>sem o seu uso</u>.
- Exemplo: Considere que cada uma das 4 atividades (lavar, secar, dobrar e guardar) da tarefa demore 1 minuto cada.



Figura 24. Exemplo de execução de um processo sem o uso do pipeline.

 Então, calculando o tempo estimado para a execução desses processos teríamos em minutos:



 Uma observação importante é que <u>sem o procedimento com o uso</u> do <u>pipeline</u> só poderíamos começar uma nova tarefa após finalizada a tarefa anterior.

- É exatamente em função desse problema que o *pipeline* em processadores possibilita reduzir o tempo total de execução de múltiplas tarefas. (PANTUZA, 2020).
- Agora imagine o processo descrito e representado:
  - Após tirar as roupas da máquina de lavar, coloque-as na secadora e quase ao mesmo tempo coloque novas roupas sujas para lavar.
  - 2. É possível que ao mesmo instante de tempo você terá a máquina de lavar e a secadora funcionando juntas.
- Paralelamente executando múltiplas atividades é possível maximizar o uso dos recursos e ao mesmo tempo reduzir o tempo global de execução das tarefas. (ibidem).







- Os cálculos de transmissão que são realizados no processo de programação devem <u>ser</u> sincronizados com um relógio (*clock*) para evitar a inundação por excesso de tráfego de dados.
- Ressalta-se que a execução é realizada paralelamente, o que faz que se recorra a um buffer (um tipo de armazenamento interno) quando os elementos se encontram em posições consecutivas.
- Agora imaginem os vários circuitos especializados de um processador: soma, leitura de dados na memória principal, armazenamento em registradores, etc.

- Para o devido funcionamento, planeja-se que cada um desses circuitos tomem apenas o tempo de um ciclo de clock (sinal de relógio). Logo, todo o conjunto de circuitos do processador deve ser ajustado para que 1 ciclo de clock demore o tempo da instrução mais lenta dentre todas as instruções disponíveis.
- Vamos considerar um exemplo em que um processo tenha 5.000 instruções a serem executadas. Supomos um *clock* de 10 nano-segundos. Se tivermos um processador com um *pipeline* de 12 estágios qual seria o tempo total de execução de todas as instruções?

 $(5.000 \times 10) / 12 = 3333,3 \text{ ns}$ 



Processador COM pipeline

 $5.000 \times 10 = 50.000 \text{ ns}$ 



Processador SEM pipeline

- Devemos levar em consideração a existência de conflitos estruturais que ocorrem quando um circuito implementa mais de uma instrução. Se essas instruções forem necessárias em dois lugares diferentes <u>apenas um</u> poderá executar. (PANTOZA, 2020, grifo meu)
- Esse é um dos fatores que fazem com que processadores especializados para gráficos (e.g., placas de vídeo dedicada) tenha muito mais instruções de máquina e núcleos (processadores isolados), pois em sua arquiteturas há implementações de instruções que evitam conflitos estruturais. (*ibidem*).
- Outros conflitos seriam os conflitos de controle. Eles ocorrem quando a entrada de uma instrução depende da execução de outra e ambas estão em execução no pipeline. Nesse caso o processador precisa esperar para dar sequência na execução. (ibidem).

- Portanto, o *Pipeline* é uma técnica de implementação de sistemas computacionais onde o processador consegue paralelizar a execução de instruções de modo a maximizar a vazão de instruções processadas. Essa técnica adiciona complexidade na criação desse tipo de processador mas garante processadores mais eficientes. (PANTOZA, 2020).
- Os estudos desta natureza servem para mesurar a performance do processador através do pipeline, e este indicativo acaba-se por ser tornar uma forma de separação de qualidade de uso dos hardwares, ou seja, computadores mais caros não estão em sua estética visual, mas sim em seu design de arquitetura de hardware.

## REFERÊNCIAS

Equipe editorial de Conceito.de. (2 de Maio de 2015). Conceito de pipeline. Conceito.de. <a href="https://conceito.de/pipeline">https://conceito.de/pipeline</a>. Acessado em: 24.abr.22.

FARIAS, Gilberto. Introdução à computação. UFPB, 2013.

PANTUZA, Gustavo. Organização e Arquitetura de Computadores – Pipeline e Processadores. Atualizado em: 31.jan.20. Disponível em: <a href="https://blog.pantuza.com/artigos/organizacao-e-arquitetura-de-computadores-pipeline-em-processadores">https://blog.pantuza.com/artigos/organizacao-e-arquitetura-de-computadores-pipeline-em-processadores</a>. Acessado em: 24.abr.22.

TANENBAUM, Andrew S. Sistemas Operacionais Modernos. 3ª ed. Pearson, 2010.

TANENBAUM, Andrew S. AUSTIN, Todd. Organização Estruturada de Computadores. 6ª ed. Pearson, 2013.

MONTEIRO, Mário A. Introdução à Organização dos Computadores. 5ª ed. LTC. 2014.

TANENBAUM, Andrew S. VAN STEEN, Maarten. Sistemas Distribuídos. Princípios e Paradigmas. 2ª ed. Pearson, 2007.

RIBEIRO, Carlos; DELGADO, José. Arquitetura de Computadores. 2ª ed. Rio de Janeiro: LTC, 2009.

